德国弗劳恩霍夫应用研究促进协会北京代表处
RISC-V处理器IP核 - EMSA5

© Fraunhofer IPMS
RISC-V处理器IP核EMSA5


弗劳恩霍夫光电微系统研究所IPMS开发出了基于RISC-V架构的处理器IP核。这种开放式指令集架构(ISA)使开发高级别优化型应用的RISC处理器成为可能。IP核 - EMSA5既包括适用于通用目的的类型,又包括满足ISO 26262:2018标准的ASIL-D安全级别认证就绪的类型,适合用于汽车领域的功能安全和关键性车载安全系统。EMSA5支持多个集成开发环境(IDEs),因此能够实现对整个系统进行高效、专业的软件开发,包括需要满足IEC 61508和ISO 26262标准的的功能安全系统。
 
RISC-V IP核适用于各种不同类型的FPGA平台。同时也适用于集成到客户定制的,使用任意代工技术的ASIC开发中。弗劳恩霍夫光电微系统研究所不仅可以根据用户定制化模块对处理器IP核进行功能拓展,也可以提供完整的子系统设计。
 
弗劳恩霍夫光电微系统研究所IPMS在IP核设计方面有多年的经验,在全球有150多个IP核用户 - 其中大部分来用在了汽车、航空航天和制造领域。
 
主要特点:
32位架构,5级流水线架构
RISC-V扩展:E、C和M(可配置)。
特权指令:机器(M)和用户/应用(U)模式
物理内存保护(PMP)
硬件触发模块和性能计数器
RISC-V兼容的调试器
AHB-lite接口
全面的适配外围组件
 
可选的RISC-V IP核:
RISC-V IP 核 EMSA5-GP - 通用型
RISC-V IP 核 EMSA5-FS - 功能安全
联系方式:
弗劳恩霍夫光电微系统研究所
Frank Deicke博士
邮箱: frank.deicke@ipms.fraunhofer.de
 



更多详情